CY2305CSXI-1H, PLL clockbuffer, 8 ben, SOIC
- RS-varenummer:
- 194-9009
- Producentens varenummer:
- CY2305CSXI-1H
- Brand:
- Infineon
Lagerinformation er i øjeblikket ikke tilgængelig
- RS-varenummer:
- 194-9009
- Producentens varenummer:
- CY2305CSXI-1H
- Brand:
- Infineon
Egenskaber
Tekniske referencer
Lovgivning og oprindelsesland
Generel produktinformation
Find lignende produkter ved at vælge én eller flere attributter.
Vælg alle | Attribut | Værdi |
|---|---|---|
| Brand | Infineon | |
| Antal elementer per chip | 1 | |
| Forsyningsstrøm maks. | 35 mA | |
| Indgangsfrekvens maks. | 133MHz | |
| Monteringstype | Overflademontering | |
| Kapslingstype | SOIC | |
| Benantal | 8 | |
| Dimensioner | 4.97 x 3.98 x 1.47mm | |
| Længde | 4.97mm | |
| Bredde | 3.98mm | |
| Højde | 1.47mm | |
| Driftsforsyningsspænding maks. | 3,6 V | |
| Driftstemperatur maks. | +85 °C | |
| Udgangsfrekvens maks. | 133.33MHz | |
| Driftsforsyningsspænding min. | 3 V | |
| Udgangsfrekvens min. | 10MHz | |
| Driftstemperatur min. | -40 °C | |
| Vælg alle | ||
|---|---|---|
Brand Infineon | ||
Antal elementer per chip 1 | ||
Forsyningsstrøm maks. 35 mA | ||
Indgangsfrekvens maks. 133MHz | ||
Monteringstype Overflademontering | ||
Kapslingstype SOIC | ||
Benantal 8 | ||
Dimensioner 4.97 x 3.98 x 1.47mm | ||
Længde 4.97mm | ||
Bredde 3.98mm | ||
Højde 1.47mm | ||
Driftsforsyningsspænding maks. 3,6 V | ||
Driftstemperatur maks. +85 °C | ||
Udgangsfrekvens maks. 133.33MHz | ||
Driftsforsyningsspænding min. 3 V | ||
Udgangsfrekvens min. 10MHz | ||
Driftstemperatur min. -40 °C | ||
CY2305C og CY2309C er reservedele til udskiftning af matricer for CY2305 og CY2309. CY2309C er en prisbillig 3,3 V nultidsbuffer, der er designet til at distribuere højhastigheds ure og fås i et 16-benet SOIC- eller TSSOP-hus. CY2305C er en 8-benet version af CY2309C. Den accepterer én referenceindgang og driver fem lave skæve ure ud. 1H-versionerne af hver enhed fungerer op til 100 MHz – 133 MHz frekvenser og har højere drev end -1 enhederne. Alle dele har PLL'er (faselåst loops) på chippen, som låser til et indgangsur på REF-benet. PLL-feedback er på chippen og hentes fra CLKOUT-puden. Hvis alle outputure ikke er nødvendige, er Bank B angivet med tre. Indgangsuret anvendes direkte på udgangene af de valgte indgange til chip- og systemtestformål.
