8305AGILF, Clock-buffere, 5-Input, 16 ben, TSSOP
- RS-varenummer:
- 216-6204
- Producentens varenummer:
- 8305AGILF
- Brand:
- Renesas Electronics
Der er mulighed for mængderabat
Indhold (1 pakke af 2 enheder)*
Kr. 53,47
(ekskl. moms)
Kr. 66,838
(inkl. moms)
GRATIS levering for online ordrer over 500,00 kr.
Midlertidigt ikke på lager
- 80 enhed(er) klar til afsendelse fra et alternativt lager
Har du brug for mere? Indtast den mængde, du har brug for, og klik på "Tjek leveringsdatoer"
Enheder | Per stk. | Pr pakke* |
|---|---|---|
| 2 - 8 | Kr. 26,735 | Kr. 53,47 |
| 10 - 18 | Kr. 26,03 | Kr. 52,06 |
| 20 - 48 | Kr. 25,355 | Kr. 50,71 |
| 50 - 98 | Kr. 24,685 | Kr. 49,37 |
| 100 + | Kr. 24,085 | Kr. 48,17 |
*Vejledende pris
- RS-varenummer:
- 216-6204
- Producentens varenummer:
- 8305AGILF
- Brand:
- Renesas Electronics
Egenskaber
Tekniske referencer
Lovgivning og oprindelsesland
Generel produktinformation
Find lignende produkter ved at vælge én eller flere attributter.
Vælg alle | Attribut | Værdi |
|---|---|---|
| Brand | Renesas Electronics | |
| Logikfunktion | Clock-buffere | |
| Antal clock-indgange | 5 | |
| Kapslingstype | TSSOP | |
| Benantal | 16 | |
| Vælg alle | ||
|---|---|---|
Brand Renesas Electronics | ||
Logikfunktion Clock-buffere | ||
Antal clock-indgange 5 | ||
Kapslingstype TSSOP | ||
Benantal 16 | ||
Renesas Electronics ICS8305I er en lav skævhed, 1-til-4, differential/LVCMOS-tilLVCMOS/LVTTL-fanout-buffer. ICS8305I har valgbare clock-indgange, der accepterer enten differentielle eller ubalancerede indgangsniveauer. Aktivering af uret er internt synkroniseret for at eliminere runt-impulser på udgangene under asynkron bekræftelse/bekræftelse af urets aktiveringsben. Output tvinges LAVT, når uret er deaktiveret. Et separat ben til aktivering af udgang styrer, om udgangene er i aktiv eller høj impedanstilstand.
4 LVCMOS/LVTTL udgange
Valgbare differential- eller LVCMOS/LVTTL-clock-indgange
CLK, nCLK par kan acceptere følgende differentiale
Indgangsniveauer: LVPECL, LVDS, LVHSTL, HCSL, SSTL
LVCMOS_CLK understøtter følgende indgangstyper:
LVCMOS, LVTTL
Maksimal udgangsfrekvens: 350 MHz
Udgangsskævhed: 40 ps (maks.)
Skævhed mellem dele:700 ps (maks.)
Additiv fasejitter, RMS:0,04ps (typisk)
3,3 V leder, 3,3 V, 2,5 V eller 1,8 V driftsstrømforsyning med udgang
-40 °C til 85 °C omgivende driftstemperatur
Blyfrit hus i fuld overensstemmelse med RoHS
Valgbare differential- eller LVCMOS/LVTTL-clock-indgange
CLK, nCLK par kan acceptere følgende differentiale
Indgangsniveauer: LVPECL, LVDS, LVHSTL, HCSL, SSTL
LVCMOS_CLK understøtter følgende indgangstyper:
LVCMOS, LVTTL
Maksimal udgangsfrekvens: 350 MHz
Udgangsskævhed: 40 ps (maks.)
Skævhed mellem dele:700 ps (maks.)
Additiv fasejitter, RMS:0,04ps (typisk)
3,3 V leder, 3,3 V, 2,5 V eller 1,8 V driftsstrømforsyning med udgang
-40 °C til 85 °C omgivende driftstemperatur
Blyfrit hus i fuld overensstemmelse med RoHS
