Microchip Fysisk lag-transceiver 100 Mbps 3.3 V, 24, QFN
- RS-varenummer:
- 215-3274
- Producentens varenummer:
- KSZ8081RNACA
- Brand:
- Microchip
Indhold (1 bakke af 490 enheder)*
Kr. 4.092,97
(ekskl. moms)
Kr. 5.116,09
(inkl. moms)
GRATIS levering for online ordrer over 500,00 kr.
På lager
- 14.210 enhed(er) klar til afsendelse fra et alternativt lager
Har du brug for mere? Indtast den mængde, du har brug for, og klik på "Tjek leveringsdatoer"
Enheder | Per stk. | Pr bakke* |
|---|---|---|
| 490 + | Kr. 8,353 | Kr. 4.092,97 |
*Vejledende pris
- RS-varenummer:
- 215-3274
- Producentens varenummer:
- KSZ8081RNACA
- Brand:
- Microchip
Egenskaber
Tekniske referencer
Lovgivning og oprindelsesland
Generel produktinformation
Find lignende produkter ved at vælge én eller flere attributter.
Vælg alle | Attribut | Værdi |
|---|---|---|
| Brand | Microchip | |
| Produkttype | Fysisk lag-transceiver | |
| Datahastighed maks. | 100Mbps | |
| Emballagetype | QFN | |
| Datahastighed | 100Mbps | |
| Indgangsstrøm maks. | 10μA | |
| Stigetid | 300μs | |
| Antal ben | 24 | |
| Monteringstype | Overflademontering | |
| Forsyningsspænding | 3.3 V | |
| Driftstemperatur maks. | 70°C | |
| Min. driftstemperatur | 0°C | |
| Dybde | 0.9mm | |
| Længde | 4mm | |
| Bredde | 4 mm | |
| Serie | KSZ8081 | |
| Standarder/godkendelser | CAT-5 | |
| Bilindustristandarder | Nej | |
| Kapsling | QFN | |
| Vælg alle | ||
|---|---|---|
Brand Microchip | ||
Produkttype Fysisk lag-transceiver | ||
Datahastighed maks. 100Mbps | ||
Emballagetype QFN | ||
Datahastighed 100Mbps | ||
Indgangsstrøm maks. 10μA | ||
Stigetid 300μs | ||
Antal ben 24 | ||
Monteringstype Overflademontering | ||
Forsyningsspænding 3.3 V | ||
Driftstemperatur maks. 70°C | ||
Min. driftstemperatur 0°C | ||
Dybde 0.9mm | ||
Længde 4mm | ||
Bredde 4 mm | ||
Serie KSZ8081 | ||
Standarder/godkendelser CAT-5 | ||
Bilindustristandarder Nej | ||
Kapsling QFN | ||
Microchip KSZ8081RNA/RND er en 10BASE-T/100BASE-TX Ethernet fysisk-lags transceiver med enkelt forsyning til transmission og modtagelse af data via standard CAT-5 uskærmet parsnoet kabel (UTP). Det er en meget integreret PHY-løsning. Det reducerer kortomkostningerne og forenkler kortlayoutet ved at bruge on-chip termineringsmodstande til differentialpar og ved at integrere en støjsvag regulator til at levere 1,2 V kernen og ved at tilbyde 1,8/2,5/3,3 V digital i/O interface-understøttelse.
Enkelt-chip 10BASE-T/100BASE-TX IEEE 802.3
Kompatibel Ethernet-transceiver
Understøttelse af RMII v1.2-interface med 50 MHz referenceclock-udgang til MAC og mulighed for at indsætte et 50 MHz-referenceur
RMII Back-to-Back-tilstand understøttelse af en 100 Mbps kobber-repeater
MDC/MDIO-administrationsinterface til konfiguration af PHY-register
Programmerbar afbrydelsesudgang
Led-udgange til indikation af link- og aktivitetsstatus
