Nexperia, 1, Flip-flop IC, 74LVC, Single ended, 6 Ben, SC-88

Der er mulighed for mængderabat

Indhold (1 pakke af 100 enheder)*

Kr. 44,90

(ekskl. moms)

Kr. 56,10

(inkl. moms)

Add to Basket
Vælg eller skriv antal
På lager
  • 2.000 enhed(er) klar til afsendelse fra et alternativt lager
Har du brug for mere? Indtast den mængde, du har brug for, og klik på "Tjek leveringsdatoer"

Enheder
Per stk.
Pr pakke*
100 - 200Kr. 0,449Kr. 44,90
300 - 500Kr. 0,427Kr. 42,70
600 - 1100Kr. 0,405Kr. 40,50
1200 - 2400Kr. 0,337Kr. 33,70
2500 +Kr. 0,327Kr. 32,70

*Vejledende pris

Forpakningsmuligheder
RS-varenummer:
170-5470
Producentens varenummer:
74LVC1G175GW,125
Brand:
Nexperia
Find lignende produkter ved at vælge én eller flere attributter.
Vælg alle

Brand

Nexperia

Logikfamilie

74LVC

Produkttype

Flip-flop IC

Indgangstype

Single ended

Udgangstype

Single ended

Clock-frekvens

200MHz

Polaritet

Ikke-inverterende

Monteringstype

Overflade

Emballagetype

SC-88

Forsyningsspænding min.

1.65V

Benantal

6

Forsyningsspænding maks.

5.5V

Min. driftstemperatur

-40°C

Udløsertype

Forflanke

Flip-flop type

D Flip-Flop

Udbredelsesforsinkelsestid maks. @ CL

5.5ns

Antal elementer per chip

1

Driftstemperatur maks.

125°C

Længde

2.2mm

Standarder/godkendelser

No

Højde

1mm

Bilindustristandarder

Nej

74LVC1G175 er en positivt kantudløst D-type flip-flop med laveffekt og lav spænding med individuel dataindgang (D), clockindgang (CP), master-nulstillingsindgang (MR) og Q-udgang. Masternulstilling (MR) er en asynkron aktiv LAV indgang og fungerer uafhængigt af clock-indgangen. Oplysninger om dataindgangen overføres til Q-udgangen på LAV-til-HØJ-overgangen på clock-impulsen. D-indgangen skal være stabil på opsætningstidspunktet før LAV-til-HØJ clock-overgangen for forudsigelig drift.

Blandede 5 V og 3,3 V anvendelser

Bedre signalkvalitet med integrerede termineringsmodstande

Stor immunitet over for støj

Flow gennem ben ud til let layout

Bredt område for forsyningsspænding

Lille signalforsinkelse

Versioner med overspændingstolerant indgang

Integrerede kildetermineringsmodstandsmuligheder

Bus-holdefunktionsmuligheder

Frekvensdivision

Kontrollerede forsinkelser

Interface mellem asynkrone og synkrone systemer

Relaterede links