STMicroelectronics MOSFET, MOSFET, 4 A, 36 Ben 5.5 V, SO-36W

Indhold (1 rulle af 1000 enheder)*

Kr. 17.391,00

(ekskl. moms)

Kr. 21.739,00

(inkl. moms)

Add to Basket
Vælg eller skriv antal
Midlertidigt ikke på lager
  • Afsendelse fra 18. november 2026
Har du brug for mere? Indtast den mængde, du har brug for, og klik på "Tjek leveringsdatoer"
Enheder
Per stk.
Pr rulle*
1000 +Kr. 17,391Kr. 17.391,00

*Vejledende pris

RS-varenummer:
239-5533
Producentens varenummer:
STGAP2SICDTR
Brand:
STMicroelectronics
Find lignende produkter ved at vælge én eller flere attributter.
Vælg alle

Brand

STMicroelectronics

Produkttype

MOSFET

Udgangsstrøm

4A

Benantal

36

Faldtid

30ns

Emballagetype

SO-36W

Driver-type

MOSFET

Forsyningsspænding min.

3.1V

Forsyningsspænding maks.

5.5V

Min. driftstemperatur

-40°C

Driftstemperatur maks.

125°C

Standarder/godkendelser

No

Serie

STGAP

Bilindustristandarder

Nej

STMicroelectronics STGAP2SiCD er en dobbelt gate-driver til SiC MOSFET'er, som giver galvanisk isolation mellem hver gate driving channel og lavspændings styrings- og interfacekredsløbet. Gate-driveren er kendetegnet ved 4 A strømkapacitet og skinne-til-skinne udgange, hvilket gør den velegnet til anvendelser med middel og høj effekt som f.eks. strømkonvertering og industrielle motordrivere invertere. De adskilte udgangsben gør det muligt uafhængigt at optimere til- og frakobling ved hjælp af dedikerede gate-modstande, mens Miller KLEMMEFUNKTIONEN gør det muligt at undgå gate-spidser under hurtige kommutationer i half-bridge topologier. Enheden integrerer beskyttelsesfunktioner: Dedikerede SD- og BREMSESTIFTER er tilgængelige, UVLO og termisk nedlukning er inkluderet for nemt at designe systemer med høj pålidelighed.

4 A Miller KLEMME

UVLO-funktion

Konfigurerbar låsefunktion

Dedikerede SD- og BREMSESTIFTER

Gate drivspænding op til 26 V.

3,3 V, 5 V TTL-/CMOS-indgange med hysterese

Beskyttelse mod temperaturafbrydelse

Standby-funktion

6 kV galvanisk isolation

Bredt hus SO-36W

I half-bridge topologier forhindrer sammenkoblingsfunktionen udgange i at være høje på samme tid, så gennemgangsbetingelser undgås i tilfælde af forkerte logiske indgangskommandoer. Interlock-funktionen kan deaktiveres med et dedikeret konfigureringsben, hvilket muliggør uafhængig og parallel drift af de to kanaler. Resultaterne af input til output-forsinkelse er indeholdt i 75 ns, hvilket giver høj PWM-styringsnøjagtighed. En standbytilstand er tilgængelig for at reducere strømforbruget i tomgang.

Relaterede links