Microchip, 32bit AVR32 Mikrokontroller, 50MHz, 128 kB Flash, 48 Ben TQFP
- RS-varenummer:
- 127-6592
- Producentens varenummer:
- AT32UC3L0128-AUT
- Brand:
- Microchip
Dette produkt er udgået
- RS-varenummer:
- 127-6592
- Producentens varenummer:
- AT32UC3L0128-AUT
- Brand:
- Microchip
32-bit AVR UC3 mikrokontrollere
AVR32 UC er en højtydende 32-bit RISC mikroprocessorkerne udviklet til omkostningsfølsomme, embeddede applikationer med særlig vægt på lavt strømforbrug, høj kodetæthed og høj ydelse. Processoren omfatter en hukommelsesbeskyttelsesenhed (MPU) og en hurtig og fleksibel interruptkontroller til understøttelse af moderne driftssystemer og realtidsdriftssystemer. Der kan opnås større beregningskapacitet ved at anvende et rigt sæt DSP-instruktioner.
For fuld udnyttelse af 32-bit arkitektur, er AVR32 ikke binært kompatibel med tidligere AVR-arkitekturer. For at opnå høj kodetæthed, er instruktionsformatet fleksibelt og giver både kompakte 16-bit- og udvidede 32-bit-instruktioner. Mens de fleste instruktioner er 16-bit, implementeres de kraftfulde 32-bit-instruktioner for at øge ydelsen. Kompakte og udvidede instruktioner kan frit mikses i instruktionsstrømmen.
For fuld udnyttelse af 32-bit arkitektur, er AVR32 ikke binært kompatibel med tidligere AVR-arkitekturer. For at opnå høj kodetæthed, er instruktionsformatet fleksibelt og giver både kompakte 16-bit- og udvidede 32-bit-instruktioner. Mens de fleste instruktioner er 16-bit, implementeres de kraftfulde 32-bit-instruktioner for at øge ydelsen. Kompakte og udvidede instruktioner kan frit mikses i instruktionsstrømmen.
Microchip AT32UC3L 32-bit system-on-chip mikrokontroller er baseret på AVR32 UC RISC processor, der kører ved frekvenser op til 50 MHz. Den kører på en enkelt 1,62 V til 3,6 V strømforsyning. Processoren implementerer en MPU (Memory Protection Unit) og en hurtig og fleksibel interrupt-controller til understøttelse af moderne og tidstro operativsystemer. SAU (Secure Access Unit) bruges sammen med MPU'en til at levere den nødvendige sikkerhed og integritet. DMA-controlleren (Peripheral Direct Memory Access) muliggør dataoverførsler mellem eksterne enheder og hukommelser uden at processoren er involveret, hvilket også drastisk reducerer de indirekte omkostninger ved overførsel af kontinuerlige og store datastrømme. Den eksterne afbrydelsescontroller (EIC) gør det muligt at konfigurere ben som eksterne interrupts. Perifert hændelsessystem gør det muligt for eksterne enheder at modtage, reagere på og sende eksterne hændelser uden CPU-intervention. Watchdog-timeren (WDT) nulstiller enheden, medmindre den jævnligt serviceres af softwaren.
Enhed med sikker adgang (SAU) giver beskyttelse af brugerdefinerede eksterne enheder
Højtydende dataoverførsler på separate busser for bedre ydeevne
Intern højhastigheds flash på 128 Kbyte
Intern højhastigheds SRAM på 32 Kbyte
Flash-sikkerhedslåse og brugerdefineret konfigurationsområde
Automatisk afbrydelsestjeneste med lav ventetid med programmerbar prioritet
Perifert hændelsessystem til direkte perifer til perifer kommunikation
Frekvensmåler (FREQM) til nøjagtig måling af klokfrekvens
Seks 16-bit timer/tæller (TC) kanaler
PWM-kanaler på alle i/O-ben (PWMA)
Fire universelle synkrone/asynkrone modtagere/transmittere (USART)
Et master/slave serielt periferisk interface (SPI) med chip-valg signaler
Integreret Nexus klasse 2+, Runtime Control, ikke-indgribende data og programsporing
Pakketype af 48-benet TQFP/QFN/TLLGA (36 GPIO-ben)
Højtydende dataoverførsler på separate busser for bedre ydeevne
Intern højhastigheds flash på 128 Kbyte
Intern højhastigheds SRAM på 32 Kbyte
Flash-sikkerhedslåse og brugerdefineret konfigurationsområde
Automatisk afbrydelsestjeneste med lav ventetid med programmerbar prioritet
Perifert hændelsessystem til direkte perifer til perifer kommunikation
Frekvensmåler (FREQM) til nøjagtig måling af klokfrekvens
Seks 16-bit timer/tæller (TC) kanaler
PWM-kanaler på alle i/O-ben (PWMA)
Fire universelle synkrone/asynkrone modtagere/transmittere (USART)
Et master/slave serielt periferisk interface (SPI) med chip-valg signaler
Integreret Nexus klasse 2+, Runtime Control, ikke-indgribende data og programsporing
Pakketype af 48-benet TQFP/QFN/TLLGA (36 GPIO-ben)
Attribute | Value |
---|---|
Familienavn | AT32 |
Kapslingstype | TQFP |
Monteringstype | Overflademontering |
Benantal | 48 |
Enhedens kerne | AVR32 |
Databusbredde | 32bit |
Program memory størrelse | 128 kB |
Frekvens maks. | 50MHz |
RAM-størrelse | 32 kB |
USB kanaler | 0 |
Antal PWM enheder | 1 x 8 bit |
Antal SPI kanaler | 5 |
Number of USART Channels | 4 |
Antal CAN kanaler | 0 |
Antal I2C kanaler | 2 |
Driftsforsyningsspænding typisk | 1,62 → 3,6 V |
Bredde | 7mm |
Højde | 1.05mm |
ADC'er | 8 x 12 bit |
Længde | 7mm |
Driftstemperatur maks. | +85 °C |
Antal ADC enheder | 1 |
Instruktionssættets arkitektur | RISC |
Driftstemperatur min. | -40 °C |
Antal Ethernet kanaler maks. | 0 |
Program memory type | Flash |
Dimensioner | 7 x 7 x 1.05mm |
Impulsbreddemodulation | 1 (36 x 8 bit) |
Antal Ethernet kanaler | 0 |